

# Politecnico di Milano

# Dip. di Elettronica, Informazione e Bioingegneria

prof. prof.

Luca Breveglieri **Gerardo Pelosi** 

prof.ssa Donatella Sciuto prof.ssa Cristina Silvano

# **AXO** – Architettura dei Calcolatori e Sistemi Operativi PRIMA PARTE - martedì 30 agosto 2022

| Cognome    | Nome  |  |
|------------|-------|--|
|            |       |  |
| Matricola  | Firma |  |
| Istruzioni |       |  |

Si scriva solo negli spazi previsti nel testo della prova e non si separino i fogli.

Per la minuta si utilizzino le pagine bianche inserite in fondo al fascicolo distribuito con il testo della prova. I fogli di minuta, se staccati, vanno consegnati intestandoli con nome e cognome.

È vietato portare con sé libri, eserciziari e appunti, nonché cellulari e altri dispositivi mobili di calcolo o comunicazione. Chiunque fosse trovato in possesso di documentazione relativa al corso - anche se non strettamente attinente alle domande proposte – vedrà annullata la propria prova.

Non è possibile lasciare l'aula conservando il tema della prova in corso.

Tempo a disposizione 1 h : 30 m

# Valore indicativo di domande ed esercizi, voti parziali e voto finale:

| esercizio | 1     | (6 | punti) |  |
|-----------|-------|----|--------|--|
| esercizio | 2     | (2 | punti) |  |
| esercizio | 3     | (6 | punti) |  |
| esercizio | 4     | (2 | punti) |  |
|           |       | -  |        |  |
| voto fina | le: ( | 16 | punti) |  |

**CON SOLUZIONI (in corsivo)** 

#### esercizio n. 1 - linguaggio macchina

#### prima parte - traduzione da C a linguaggio macchina

Si deve tradurre in linguaggio macchina simbolico (assemblatore) *MIPS* il frammento di programma C riportato sotto. Il modello di memoria è quello **standard** *MIPS* e le variabili intere sono da **32 bit**. Non si tenti di accorpare od ottimizzare insieme istruzioni C indipendenti. Si facciano le ipotesi seguenti:

- il registro "frame pointer" fp non è in uso
- le variabili locali sono allocate nei registri, se possibile
- vanno salvati (a cura del chiamante o del chiamato, secondo il caso) solo i registri necessari

Si chiede di svolgere i quattro punti seguenti (usando le varie tabelle predisposte nel seguito):

- 1. **Si descriva** il segmento dei dati statici dando gli spiazzamenti delle variabili globali rispetto al registro global pointer *gp*, e **si traducano** in linguaggio macchina le dichiarazioni delle variabili globali.
- 2. **Si descriva** l'area di attivazione della funzione chksum, secondo il modello MIPS, e l'allocazione dei parametri e delle variabili locali della funzione chksum usando le tabelle predisposte.
- 3. Si traduca in linguaggio macchina il codice degli statement riquadrati nella funzione main.
- 4. **Si traduca** in linguaggio macchina il codice **dell'intera funzione** chksum (vedi tab. 4 strutturata).

```
/* costanti e variabili globali
                                                             */
#define N 7
int code = 18
char LETTERS [N]
/* funzione chksum
                                                             */
int chksum (char * byte, int weight) {
   int idx
   int * ptr
   int partial
   ptr = &partial
   *ptr = 0
   for (idx = N - 1; idx >= 0; idx--) {
      *ptr = *ptr + byte [idx] - weight
      weight++
   } /* for */
   return *ptr
  /* chksum */
/* programma principale
                                                             */
int main ( ) {
   code = chksum (LETTERS, code)
```

**punto 1** – segmento dati statici (numero di righe non significativo)

| contenuto<br>simbolico | indirizzo assoluto<br>iniziale (in hex) | rishetto a          |                 |
|------------------------|-----------------------------------------|---------------------|-----------------|
|                        |                                         |                     | indirizzi alti  |
| LETTERS [N – 1]        | 0x 1000 000A                            | ( 1000 000A Ox 800A |                 |
|                        |                                         |                     |                 |
| LETTERS [1]            | 0x 1000 0005                            | 0x 8005             |                 |
| LETTERS [0]            | 0x 1000 0004                            | 0x 8004             |                 |
| CODE                   | 0x 1000 0000                            | 0x 8000             | indirizzi bassi |

| <b>punto 1</b> – codice MIPS della sezione dichiarativa globale (numero di righe non significativo) |        |              |                                      |  |  |  |  |
|-----------------------------------------------------------------------------------------------------|--------|--------------|--------------------------------------|--|--|--|--|
|                                                                                                     | . data | 0x 1000 0000 | // segmento dati statici standard    |  |  |  |  |
|                                                                                                     | .eqv   | N,7          | // costante $N$ = 7                  |  |  |  |  |
| CODE:                                                                                               | .word  | 18           | // varglob CODE (inizializzata a 18) |  |  |  |  |
| LETTERS:                                                                                            | .space | 7            | // varglob LETTERS (7 byte)          |  |  |  |  |
|                                                                                                     |        |              |                                      |  |  |  |  |
|                                                                                                     |        |              |                                      |  |  |  |  |

| punto 2 – area di attivazione della fur |    |                  |
|-----------------------------------------|----|------------------|
| contenuto simbolico                     |    |                  |
| \$s0 salvato                            | +8 | indirizzi alti   |
| \$s1 salvato                            | +4 |                  |
| varloc PARTIAL                          | 0  | ← sp (fine area) |
|                                         |    | indirizzi bassi  |

La funzione CHKSUM è foglia, dunque essa non salva in pila il registro ra. I registri \$\$0, \$\$1 (callee-saved) vanno salvati in pila, dato che vengono usati per allocare, rispettivamente, le variabili locali idx e ptr. La variabile locale partial va allocata in pila, poiché è puntata da ptr e deve avere un indirizzo di memoria. Complessivamente l'area di attivazione di CHKSUM ingombra tre interi (cioè 12 byte).

| punto 2 – allocazione dei parametri<br>e delle variabili locali di CHKSUM nei registri |             |  |  |  |  |
|----------------------------------------------------------------------------------------|-------------|--|--|--|--|
| parametro o variabile locale registro                                                  |             |  |  |  |  |
| byte                                                                                   | <i>\$a0</i> |  |  |  |  |
| weight                                                                                 | <i>\$a1</i> |  |  |  |  |
| idx                                                                                    | <i>\$s0</i> |  |  |  |  |
| ptr                                                                                    | <i>\$s1</i> |  |  |  |  |
|                                                                                        |             |  |  |  |  |

| punto 3 - | punto 3 – codice MIPS degli statement riquadrati in MAIN (num. righe non significativo) |                               |            |  |  |  |
|-----------|-----------------------------------------------------------------------------------------|-------------------------------|------------|--|--|--|
| MAIN:     | //                                                                                      | code = chksum (LETTERS, code) |            |  |  |  |
|           | la                                                                                      | \$a0, LETTERS // prepara para | am byte    |  |  |  |
|           | 1w                                                                                      | \$a1, CODE // prepara para    | am weight  |  |  |  |
|           | jal                                                                                     | CHKSUM // chiama funz         | CHKSUM     |  |  |  |
|           | sw                                                                                      | \$v0, CODE // aggiorna vai    | cglob CODE |  |  |  |
|           |                                                                                         |                               |            |  |  |  |
|           |                                                                                         |                               |            |  |  |  |
|           |                                                                                         |                               |            |  |  |  |

```
punto 4 – codice MIPS della funzione CHKSUM (numero di righe non significativo)
         addiu $sp, $sp, −12
                                  // COMPLETARE - crea area attivazione
CHKSUM:
          // direttive EQV e salvataggio registri - DA COMPLETARE
                                     // spi di reg $s0
         .eqv S0, 8
                                     // spi di reg $s1
          .eqv S1, 4
          .eqv PARTIAL, 0
                                     // spi di varloc PARTIAL
                $s0, S0($sp)
                                     // salva reg $s0
          SW
                $s1, S1($sp)
                                     // salva reg $s1
          SW
         // ptr = &partial
               $t0, $sp
                                     // calcola ind di varloc PARTIAL
                                  // somma spi di varloc PARTIAL
          addi $t0, $t0, PARTIAL
               $s1, $t0
                                    // aggiorna varloc PTR
// NB: poiché qui PARTIAL è = 0, si può ottimizzare con mv $s1, $sp
          // *ptr = 0
               $zero, $s1
                                     // aggiorna varloc puntata da PTR
          SW
          // for (idx = N - 1; idx >= 0; idx--)
                                     // inizializza varloc IDX
          1i
                $s0, N - 1
         blt $s0, $zero, ENDFOR // se IDX < 0 vai a ENDFOR
FOR:
          // *ptr = *ptr + byte [idx] - weight
                $t0, ($s1)
          1w
                                     // carica varloc puntata da PTR
          addu $t1, $a0, $s0
                                     // calcola ind di elem BYTE[IDX]
         1w
               $t2, ($t1)
                                     // carica elem NUM[IDX] in TMP
          add $t0, $t0, $t2
                                     // calcola subexpr ... + ...
               $t0, $t0, $a1
                                     // calcola subexpr ... - ...
          sub
               $t0, ($s1)
                                     // aggiorna varloc puntata da PTR
          SW
          // weight++
          addi $a1, $a1, 1
                                     // aggiorna param WEIGHT
          // idx--
          subi $s0, $s0, 1
                                     // aggiorna varloc IDX
               FOR
                                     // torna a FOR
ENDFOR:
          // return *ptr
                                     // prepara valusc
          1w $v0, ($s1)
          // chiusura funzione - NON RIPORTARE
```

#### seconda parte - assemblaggio e collegamento

Dati i due moduli assemblatore sequenti, si compilino le tabelle relative a:

- 1. i due moduli oggetto MAIN e TASK
- 2. le basi di rilocazione del codice e dei dati di entrambi i moduli
- 3. la tabella globale dei simboli e la tabella del codice eseguibile

|         | m      | odulo MAIN         |      |           | m     | nodulo TASK         |
|---------|--------|--------------------|------|-----------|-------|---------------------|
|         | . eqv  | CONST, 0x14A7E     | 392D |           | .data |                     |
|         | .data  |                    |      | RESERVED: | _     |                     |
| WEIGHT: | .word  |                    |      | LOCAL:    | .word | 0                   |
| REF:    |        | 40                 |      |           | .text |                     |
| KEF.    | . text |                    |      |           | .glob | 1 TASK              |
|         |        |                    |      | TASK:     | bne   | \$a0, \$zero, AFTER |
| MA TAI. | _      | 1 MAIN             |      |           | andi  | \$a0, \$a1, 0x 1234 |
| MAIN:   |        | \$a0, \$s0, 0      |      |           | sw    | \$a0, REF           |
|         | li<br> | •                  |      | AFTER:    | beq   | \$s0, \$a0, NEXT    |
| FUNCT:  | jal    | TASK               |      |           | jr    | \$ra                |
|         | beq    | \$v0, \$zero, NEXT |      |           |       |                     |
|         | sw     | \$v0, WEIGHT       |      |           |       |                     |
| NEXT:   | sw     | \$v0, LOCAL        |      |           |       |                     |
|         | j      | MAIN               |      |           |       |                     |

Regola generale per la compilazione di **tutte** le tabelle contenenti codice:

- i codici operativi e i nomi dei registri vanno indicati in formato simbolico
- tutte le costanti numeriche all'interno del codice vanno indicate in esadecimale, con o senza prefisso 0x, e di lunghezza giusta per il codice che rappresentano

esempio: un'istruzione come addi \$t0, \$t0, 15 è rappresentata: addi \$t0, \$t0, 0x000F

• nei moduli oggetto i valori numerici che non possono essere indicati poiché dipendono dalla rilocazione successiva, vanno posti a zero e avranno un valore definitivo nel codice eseguibile

| (1) – moduli oggetto   |                                            |                  |                                                                   |                                   |                       |  |
|------------------------|--------------------------------------------|------------------|-------------------------------------------------------------------|-----------------------------------|-----------------------|--|
| modulo main            |                                            |                  |                                                                   | modulo 1                          | FASK                  |  |
| dimension              | dimensione testo: 20 hex (32 dec)          |                  |                                                                   | dimensione testo: 14 hex (20 dec) |                       |  |
| dimension              | e dati: 08 hex (                           | (8 dec)          | dimension                                                         | e dati: 1C hex (20                | 8 dec)                |  |
| testo                  |                                            |                  |                                                                   | testo                             | )                     |  |
| indirizzo<br>di parola | istruzior                                  | ne (COMPLETARE)  | indirizzo<br>di parola                                            | istruzion                         | e (COMPLETARE)        |  |
| 0                      | addi \$a0, \$s                             | 0, 0             | 0                                                                 | <b>bne</b> \$a0, \$z              | ero, $0x \ 0002 = +2$ |  |
| 4                      | lui \$a1, 0x                               | <i>14A7</i>      | 4                                                                 | <b>andi</b> \$a0, \$a             | 1, 0x 1234            |  |
| 8                      | addi \$a1, \$a                             | 1, 0x B92D       | 8                                                                 | sw \$a0, 0x                       | : 0000 (\$gp)         |  |
| С                      | jal <i>0x 000</i>                          | 0000             | С                                                                 | <b>beq</b> \$s0, \$a              | .0, <b>0x 0000</b>    |  |
| 10                     | <b>beq</b> \$v0, \$z                       | ero, 0x0001 = +1 | 10                                                                | <b>jr</b> \$ra                    |                       |  |
| 14                     | sw \$v0, 0x                                | 0000 (\$gp)      | 14                                                                |                                   |                       |  |
| 18                     | sw \$v0, 0x                                | 0000 (\$gp)      | 18                                                                |                                   |                       |  |
| 1C                     | ј <i>0ж</i> 000                            | 0000             | 1C                                                                |                                   |                       |  |
| 20                     |                                            |                  | 20                                                                |                                   |                       |  |
| 24                     |                                            |                  | 24                                                                |                                   |                       |  |
| 28                     |                                            |                  | 28                                                                |                                   |                       |  |
| 2C                     |                                            |                  | 2C                                                                |                                   |                       |  |
|                        | dati                                       | İ                |                                                                   | dati                              |                       |  |
| indirizzo<br>di parola |                                            | contenuto        | indirizzo<br>di parola                                            | contenuto                         |                       |  |
| 0                      | 0x 0000 001E                               |                  | 0                                                                 | non specificato                   |                       |  |
| 4                      | 0x 0000 0028                               |                  | 18                                                                | 0x 0000 0000                      |                       |  |
|                        |                                            |                  |                                                                   |                                   |                       |  |
| tipo                   | tabella dei può essere $\mathcal{T}$ (test |                  | tabella dei simboli tipo può essere $T$ (testo) oppure $D$ (dato) |                                   |                       |  |
| simbolo                | tipo                                       | valore (hex)     | simbolo                                                           | tipo                              | valore (hex)          |  |
| WEIGHT                 | D                                          | 0x 0000 0000     | RESERVED                                                          | D                                 | 0x 0000 0000          |  |
| REF                    | D                                          | 0x 0000 0004     | LOCAL                                                             | D                                 | 0x 0000 0018          |  |
| MAIN                   | T                                          | 0x 0000 0000     | TASK                                                              | T                                 | 0x 0000 0000          |  |
| FUNCT                  | T                                          | 0x 0000 000C     | AFTER                                                             | T                                 | 0x 0000 000C          |  |
| NEXT                   | T                                          | 0x 0000 0018     |                                                                   |                                   |                       |  |
| tabella di rilocazione |                                            |                  |                                                                   | tabella di rilo                   | ocazione              |  |
| indirizzo<br>di parola | cod. operativo                             | simbolo          | indirizzo<br>di parola                                            | I COO ODERATIVO I SIMPOIO         |                       |  |
| С                      | jal                                        | TASK             | 8                                                                 | sw                                | REF                   |  |
| 14                     | sw                                         | WEIGHT           | С                                                                 | beq                               | NEXT                  |  |
| 18                     | sw                                         | LOCAL            |                                                                   |                                   |                       |  |
| 1C                     | j                                          | MAIN             |                                                                   |                                   |                       |  |

| (2) – posizione in memoria dei moduli |              |                 |              |  |  |  |
|---------------------------------------|--------------|-----------------|--------------|--|--|--|
|                                       | modulo main  | modulo task     |              |  |  |  |
| base del testo:                       | 0x 0040 0000 | base del testo: | 0x 0040 0020 |  |  |  |
| base dei dati:                        | 0x 1000 0000 | base dei dati:  | 0x 1000 0008 |  |  |  |

| (3) - tabella globale dei simboli |                     |  |          |                     |  |  |  |  |
|-----------------------------------|---------------------|--|----------|---------------------|--|--|--|--|
| simbolo                           | valore finale (hex) |  | simbolo  | valore finale (hex) |  |  |  |  |
| WEIGHT                            | 0x 1000 0000        |  | RESERVED | 0x 1000 0008        |  |  |  |  |
| REF                               | 0x 1000 0004        |  | LOCAL    | 0x 1000 0020        |  |  |  |  |
| MAIN                              | 0x 0040 0000        |  | TASK     | 0x 0040 0020        |  |  |  |  |
| FUNCT                             | 0x 0040 000C        |  | AFTER    | 0x 0040 002C        |  |  |  |  |
| NEXT                              | 0x 0040 0018        |  |          |                     |  |  |  |  |

## NELLA TABELLA DEL CODICE ESEGUIBILE SI CHIEDONO SOLO LE ISTRUZIONI DEI MODULI MAIN E TASK CHE ANDRANNO COLLOCATE AGLI INDIRIZZI SPECIFICATI

| (3) – codice eseguibile |       |                                 |                          |                  |  |  |  |
|-------------------------|-------|---------------------------------|--------------------------|------------------|--|--|--|
|                         | testo |                                 |                          |                  |  |  |  |
| indirizzo (hex)         |       | codice (con codici op           | erativi e registri in fo | rma simbolica)   |  |  |  |
| •••                     |       |                                 |                          |                  |  |  |  |
| С                       | jal   | 0x 010 0008                     | // MAIN: jal             | TASK             |  |  |  |
|                         |       | unananana.                      |                          |                  |  |  |  |
| 14                      | sw    | \$v0, <b>0x 8000 (\$gp)</b>     | // MAIN: sw              | \$v0, WEIGHT     |  |  |  |
| 18                      | sw    | \$v0, <b>0x 8020 (\$gp)</b>     | // MAIN: sw              | \$v0, LOCAL      |  |  |  |
| 1C                      | j     | 0x 010 0000                     | // MAIN: j               | MAIN             |  |  |  |
| •••                     |       |                                 |                          |                  |  |  |  |
| 28                      | sw    | \$a0, <b>0x 8004 (\$gp)</b>     | // TASK: sw              | \$a0, REF        |  |  |  |
| 2C                      | beq   | \$s0, \$a0, <b>0x FFFA = -6</b> | // TASK: beq             | \$s0, \$a0, NEXT |  |  |  |
| •••                     |       |                                 |                          |                  |  |  |  |

# esercizio n. 2 - logica digitale

#### logica sequenziale

Sia dato il circuito sequenziale composto da due bistabili master-slave di *tipo D* (D1, Q1 e D2, Q2, dove D è l'ingresso del bistabile e Q è lo stato / uscita del bistabile), un ingresso  $\mathbf{I}$  e un'uscita  $\mathbf{U}$ , e descritto dalle equazioni nel riquadro.

D1 = I xor Q1

D2 = I nand Q2

U = D1 xor (not Q2)

**Si chiede** di completare il diagramma temporale riportato qui sotto. Si noti che:

- si devono trascurare completamente i ritardi di propagazione delle porte logiche e i ritardi di commutazione dei bistabili
- i bistabili sono il tipo master-slave la cui struttura è stata trattata a lezione, con uscita che commuta sul fronte di discesa del clock

# tabella dei segnali (diagramma temporale) da completare

- per i segnali D1, Q1, D2, Q2 e U, **si ricavi**, per ogni ciclo di clock, l'andamento della forma d'onda corrispondente riportando i relativi valori 0 o 1
- notare che nel primo intervallo i segnali Q1 e Q2 sono già dati (rappresentano lo stato iniziale)



# esercizio n. 3 - microarchitettura del processore pipeline

#### prima parte – pipeline e segnali di controllo

Sono dati il seguente frammento di codice **macchina** MIPS (simbolico), che inizia l'esecuzione all'indirizzo indicato, e i valori iniziali per alcuni registri e parole di memoria.

| indirizzo    | codice MIPS            |  |  |  |  |  |  |
|--------------|------------------------|--|--|--|--|--|--|
| 0x 0040 0800 | lw \$t1, 0x 1B29(\$t0) |  |  |  |  |  |  |
| 0x 0040 0804 | lw \$t2, 0x 193A(\$t3) |  |  |  |  |  |  |
| 0x 0040 0808 | add \$t3, \$t3, \$t3   |  |  |  |  |  |  |
| 0x 0040 080C | subi \$t4, \$t1, 32    |  |  |  |  |  |  |
| 0x 0040 0810 | addi \$t5, \$t2, 4     |  |  |  |  |  |  |
| 0x 0040 0814 |                        |  |  |  |  |  |  |
|              |                        |  |  |  |  |  |  |
|              |                        |  |  |  |  |  |  |
|              |                        |  |  |  |  |  |  |
|              |                        |  |  |  |  |  |  |

| registro             | contenuto iniziale              |  |  |  |  |
|----------------------|---------------------------------|--|--|--|--|
| \$t0                 | 0x 1001 2E9B                    |  |  |  |  |
| \$t1                 | 0x 1001 ABAB                    |  |  |  |  |
| \$t2                 | 0x 1001 ABCD                    |  |  |  |  |
| \$t3                 | 0x 1001 2E8A                    |  |  |  |  |
|                      |                                 |  |  |  |  |
| memoria              | contenuto iniziale              |  |  |  |  |
| memoria 0x 1001 4004 | contenuto iniziale 0x 1001 AB40 |  |  |  |  |
|                      |                                 |  |  |  |  |

La pipeline è ottimizzata per la gestione dei conflitti di controllo, e si consideri il **ciclo di clock 5** in cui l'esecuzione delle istruzioni nei vari stadi è la seguente:

|            |               | ciclo di clock |    |    |     |     |     |     |     |    |    |    |  |
|------------|---------------|----------------|----|----|-----|-----|-----|-----|-----|----|----|----|--|
|            |               | 1              | 2  | 3  | 4   | 5   | 6   | 7   | 8   | 9  | 10 | 11 |  |
| <u></u> .  | 1 – lw \$t1   | IF             | ID | EX | MEM | WB  |     |     |     |    |    |    |  |
| tru        | 2 – lw \$t2   |                | IF | ID | EX  | MEM | WB  |     |     |    |    |    |  |
| istruzione | 3 – add \$t3  |                |    | IF | ID  | EX  | MEM | WB  |     |    |    |    |  |
|            | 4 – subi \$t4 |                |    |    | IF  | ID  | EX  | MEM | WB  |    |    |    |  |
|            | 5 – addi \$t5 |                |    |    |     | IF  | ID  | EX  | MEM | WB |    |    |  |

**1) Calcolare** il valore dell'indirizzo di memoria dati nell'istruzione *lw \$t1* (prima load):

0x 1001 2E9B + 0x 0000 1B29 = 0x 1001 49C4 \_\_\_\_\_

2) Calcolare il valore dell'indirizzo di memoria dati nell'istruzione /w \$t2 (seconda load):

0x 1001 2E8A + 0x 0000 193A = 0x 1001 47C4 \_\_\_\_\_\_

**3) Calcolare** il valore del risultato (\$t3 + \$t3) dell'istruzione *add* (addizione):

 $0x \ 1001 \ 2E8A + 0x \ 1001 \ 2E8A = 0x \ 2002 \ 5D14 \ ($t3 \ finale)$ 

**4) Calcolare** il valore del risultato (\$t1 - 32) dell'istruzione *subi* (sottrazione con immediato):

0x 1001 A0A0 (\$t1 finale) - 0x 0000 0020 = 0x 1001 A080 (\$t4 finale) \_\_\_\_

**5) Calcolare** il valore del risultato (\$t2 + 4) dell'istruzione *addi* (addizione con immediato):

0x 1001 1A1A (\$t2 finale) + 0x 0000 0004 = 0x 1001 1A1E (\$t5 finale) \_\_\_\_

# **Completare** le tabelle.

I campi di tipo *Istruzione* e *NumeroRegistro* possono essere indicati in forma simbolica, tutti gli altri in esadecimale (prefisso 0x implicito). Utilizzare **n.d.** se il valore non può essere determinato. N.B.: <u>tutti</u> i campi vanno completati con valori simbolici o numerici, tranne quelli precompilati con \*\*\*\*\*\*\*.

| segnali all'ingresso dei registri di interstadio              |                                         |                                            |                |                                     |  |  |  |  |  |  |
|---------------------------------------------------------------|-----------------------------------------|--------------------------------------------|----------------|-------------------------------------|--|--|--|--|--|--|
| (subito prima del fronte di SALITA del clock ciclo <b>5</b> ) |                                         |                                            |                |                                     |  |  |  |  |  |  |
| IF                                                            | ID                                      | E                                          | X              | MEM                                 |  |  |  |  |  |  |
| (addi)                                                        | (subi)                                  | (ac                                        | dd)            | (lw \$t2)                           |  |  |  |  |  |  |
| registro IF/ID                                                | registro ID/EX                          | registro                                   | EX/MEM         | registro MEM/WB                     |  |  |  |  |  |  |
|                                                               | .WB.MemtoReg                            | .WB.Memto                                  | oReg           | .WB.MemtoReg                        |  |  |  |  |  |  |
|                                                               | 0                                       | 0                                          |                | 1                                   |  |  |  |  |  |  |
|                                                               | .WB.RegWrite                            | .WB.RegWi                                  | rite           | .WB.RegWrite                        |  |  |  |  |  |  |
|                                                               | 1                                       | 1                                          |                | 1                                   |  |  |  |  |  |  |
|                                                               | .M.MemWrite                             | .M.MemWr                                   | ite            |                                     |  |  |  |  |  |  |
|                                                               | .M.MemRead                              | .M.MemRea                                  | d              |                                     |  |  |  |  |  |  |
|                                                               | 0                                       | 0                                          |                |                                     |  |  |  |  |  |  |
|                                                               | .M.Branch                               | .M.Branch                                  |                |                                     |  |  |  |  |  |  |
|                                                               | 0                                       | 0                                          |                |                                     |  |  |  |  |  |  |
| .PC                                                           | .PC                                     | .PC<br>******                              | ****           |                                     |  |  |  |  |  |  |
| 0x 0040 0814                                                  | 0x 0040 0810                            | As de de de de de de de d                  |                |                                     |  |  |  |  |  |  |
| .istruzione                                                   | .(Rs) <i>0x 1001 A0A0</i>               |                                            |                |                                     |  |  |  |  |  |  |
| addi                                                          | (\$t1 finale)                           |                                            |                |                                     |  |  |  |  |  |  |
|                                                               | .(Rt)<br>*******                        | .(Rt)<br>******                            | ******         |                                     |  |  |  |  |  |  |
|                                                               | .Rt<br><i>\$t4</i>                      | .R<br><i>\$t3</i>                          |                | .R<br><i>\$t2</i>                   |  |  |  |  |  |  |
|                                                               | .Rd<br>*******                          |                                            |                |                                     |  |  |  |  |  |  |
|                                                               | .imm/offset esteso                      | .ALU_out <i>0x 2002 5D14 (\$t3 finale)</i> |                | .ALU_out<br>*******                 |  |  |  |  |  |  |
|                                                               | .EX.ALUSrc                              | .Zero                                      |                | .DatoLetto <i>0x 1001</i>           |  |  |  |  |  |  |
|                                                               | 1                                       | 0                                          |                | 1A1A (\$t2 finale)                  |  |  |  |  |  |  |
|                                                               | .EX.RegDest                             |                                            |                |                                     |  |  |  |  |  |  |
|                                                               | 0                                       |                                            |                |                                     |  |  |  |  |  |  |
|                                                               |                                         |                                            |                | <b> </b>                            |  |  |  |  |  |  |
|                                                               | RF (subito prima del fronte             | di DISCESA i                               |                | _                                   |  |  |  |  |  |  |
| RF.RegLettura1                                                | RF.DatoLetto1                           |                                            | RF.RegScri     | ttura                               |  |  |  |  |  |  |
| \$t1 addi                                                     | 0x 1001 ABAB (\$                        | ti iniz.)                                  | \$t1 /w        |                                     |  |  |  |  |  |  |
| RF.RegLettura2                                                | RF.DatoLetto2                           |                                            | RF.DatoSc      |                                     |  |  |  |  |  |  |
| ********                                                      | *********                               |                                            | <i>0x 1001</i> | A0A0 (\$t1 finale)                  |  |  |  |  |  |  |
| segnali relativi al R                                         | RF (subito prima del fronte             | di DISCESA i                               | interno al ci  | clo di clock – ciclo <b>6</b> )     |  |  |  |  |  |  |
| RF.RegLettura1                                                | RF.DatoLetto1                           |                                            | RF.RegScri     |                                     |  |  |  |  |  |  |
| \$t2 addi                                                     | 0x 1001 ABCD (\$                        | tt2 iniz )                                 | \$t2 /w        | lluid                               |  |  |  |  |  |  |
|                                                               | • • • • • • • • • • • • • • • • • • • • | RF.DatoScritto                             |                |                                     |  |  |  |  |  |  |
| RF.RegLettura2 *************                                  | RF.DatoLetto2<br>**********             |                                            |                | ritto<br>1A1A (\$t2 finale)         |  |  |  |  |  |  |
|                                                               |                                         |                                            |                | \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ \ |  |  |  |  |  |  |

#### seconda parte - gestione di conflitti e stalli

Si consideri la sequenza di istruzioni sotto riportata eseguita in modalità pipeline:

ciclo di clock

|   | istruzione           | 1  | 2       | 3       | 4          | 5       | 6              | 7              | 8              | 9              | 10 |
|---|----------------------|----|---------|---------|------------|---------|----------------|----------------|----------------|----------------|----|
| 1 | lw \$s1, 0x AA(\$s0) | IF | ID<br>0 | EX      | MEM        | WB<br>1 |                |                |                |                |    |
| 2 | lw \$s2, 0x BB(\$s0) |    | IF      | ID<br>0 | EX         | MEM     | WB<br>2        |                |                |                |    |
| 3 | add \$s3, \$s1, \$s2 |    |         | IF      | ID<br>1, 2 | EX      | MEM            | WB<br><i>3</i> |                |                |    |
| 4 | subi \$s4, \$s3, 8   |    |         |         | IF         | ID<br>3 | EX             | MEM            | WB<br><b>4</b> |                |    |
| 5 | addi \$s5, \$s4, 4   |    |         |         |            | IF      | ID<br><b>4</b> | EX             | MEM            | WB<br><i>5</i> |    |

La pipeline è ottimizzata per la gestione dei conflitti di controllo.

### punto 1

- a. Definire **tutte** le dipendenze di dato completando la **tabella 1** della pagina successiva (colonne *punto 1A*), indicando quali generano un conflitto, e per ognuna di queste quanti stalli sarebbero necessari per risolvere tale conflitto (stalli teorici), **considerando la pipeline senza percorsi di propagazione.**
- b. Disegnare in **diagramma A** il diagramma temporale della pipeline senza propagazione di dato, con gli stalli **effettivamente** risultanti, e riportare il loro numero in **tabella 1** (colonne *punto 1B*).

|         | diagramma A |         |         |             |             |            |             |             |           |             |             |           |    |    |           |    |
|---------|-------------|---------|---------|-------------|-------------|------------|-------------|-------------|-----------|-------------|-------------|-----------|----|----|-----------|----|
|         | 1           | 2       | 3       | 4           | 5           | 6          | 7           | 8           | 9         | 10          | 11          | 12        | 13 | 14 | 15        | 16 |
| 1. lw   | IF          | ID<br>0 | EX      | М           | WB<br>(1)   |            |             |             |           |             |             |           |    |    |           |    |
| 2. lw   |             | IF      | ID<br>O | EX          | М           | WB<br>(2)  |             |             |           |             |             |           |    |    |           |    |
| 3. add  |             |         | IF      | ID<br>stall | ID<br>stall | ID<br>1, 2 | EX          | М           | WB<br>(3) |             |             |           |    |    |           |    |
| 4. subi |             |         |         | IF<br>stall | IF<br>stall | IF         | ID<br>stall | ID<br>stall | ID<br>3   | EX          | М           | WB<br>(4) |    |    |           |    |
| 5. addi |             |         |         |             |             |            | IF<br>stall | IF<br>stall | IF        | ID<br>stall | ID<br>stall | ID<br>4   | EX | М  | WB<br>(5) |    |

#### punto 2

Si faccia l'ipotesi che la pipeline sia **ottimizzata** e dotata dei percorsi di propagazione: **EX / EX, MEM / EX** e **MEM / MEM**:

- a. Disegnare in **diagramma B** il diagramma temporale della pipeline, indicando **i percorsi di propagazione** che devono essere attivati per risolvere i conflitti e gli eventuali **stalli** da inserire affinché la propagazione sia efficace.
- b. Indicare in **tabella 1** (colonne *punto 2B*) i percorsi di propagazione attivati con gli stalli associati, e il ciclo di clock nel quale sono attivi i percorsi di propagazione.

# diagramma B

|         | 1  | 2       | 3       | 4           | 5         | 6         | 7        | 8         | 9         | 10        | 11 | 12 | 13 | 14 | 15 |
|---------|----|---------|---------|-------------|-----------|-----------|----------|-----------|-----------|-----------|----|----|----|----|----|
| 1. lw   | IF | ID<br>0 | EX      | M<br>(1)    | WB<br>(1) |           |          |           |           |           |    |    |    |    |    |
| 2. lw   |    | IF      | ID<br>O | EX          | M<br>(2)  | WB<br>(2) |          |           |           |           |    |    |    |    |    |
| 3. add  |    |         | IF      | ID<br>stall | ID<br>1,2 | EX<br>(3) | M<br>(3) | WB<br>(3) |           |           |    |    |    |    |    |
| 4. subi |    |         |         | IF<br>stall | IF        | ID<br>3   | EX (4)   | M<br>(4)  | WB<br>(4) |           |    |    |    |    |    |
| 5. addi |    |         |         |             |           | IF        | ID<br>4  | EX (5)    | M<br>(5)  | WB<br>(5) |    |    |    |    |    |

# tabella 1

|                  | into 1A                         |                       | punto 1B punto 2B      |                      |                        |  |                                      |                                                     |
|------------------|---------------------------------|-----------------------|------------------------|----------------------|------------------------|--|--------------------------------------|-----------------------------------------------------|
| n°<br>istruzione | n° istruzione<br>da cui dipende | registro<br>coinvolto | conflitto<br>(si / no) | n° stalli<br>teorici | n° stalli<br>effettivi |  | stalli + percorso<br>di propagazione | ciclo di clock<br>in cui<br>è attivo<br>il percorso |
| 3                | 1                               | <i>\$s1</i>           | sì                     | 1                    | assorbito              |  | assorbito                            | _                                                   |
| 3                | 2                               | <i>\$52</i>           | sì                     | 2                    | 2                      |  | 1 stallo + MEM / EX                  | 6                                                   |
| 4                | 3                               | <i>\$</i> 53          | sì                     | 2                    | 2                      |  | EX / EX                              | 7                                                   |
| 5                | 4                               | <i>\$54</i>           | sì                     | 2                    | 2                      |  | EX / EX                              | 8                                                   |
|                  |                                 |                       |                        |                      |                        |  |                                      |                                                     |
|                  |                                 |                       |                        |                      |                        |  |                                      |                                                     |
|                  |                                 |                       |                        |                      |                        |  |                                      |                                                     |

### esercizio n. 4 - domande su argomenti vari

### memoria cache

Si consideri un sistema di memoria costituito da una memoria centrale di **16 M parole** e da una cache dati set-associativa (associativa a gruppi o a insiemi) a **4 vie** di **8 K parole** con blocchi da **32 parole**, che utilizza un algoritmo di sostituzione del blocco di tipo **LRU**.

La cache dati è inizialmente vuota. La CPU esegue un ciclo che preleva sequenzialmente dalla memoria un array di **8256** elementi di una parola, partendo dall'indirizzo **0**. Il ciclo viene eseguito per **5** volte.

Si risponda alle domande seguenti.

1) Si mostri la struttura dell'indirizzo di memoria.

| etichetta | indice | spiazzamento |  |  |  |  |
|-----------|--------|--------------|--|--|--|--|
| 13 bit    | 6 bit  | 5 bit        |  |  |  |  |

La memoria ha 16 M parole: 24 bit per l'indirizzo.

I blocchi sono da 32 parole: 5 bit per identificare la parola nel blocco.

Nella cache (8 KB) ci sono:  $2^{13}$  /  $2^5 = 2^8 = 256$  blocchi. La memoria cache è set-associativa a quattro vie, dunque avrà  $2^8$  /  $2^2 = 2^6 = 64$  gruppi (o insiemi) di quattro blocchi ciascuno. Sono pertanto necessari 6 bit per individuare il gruppo. L'etichetta è dunque di 24 bit – 5 bit – 6 bit = 13 bit.

2) **Si indichi** il numero di MISS che si verificano durante la prima esecuzione del ciclo, spiegandone il motivo.

#### n. di miss nella prima iterazione del ciclo: 258

Nel primo ciclo si verificano 258 miss, tanti quanti sono i blocchi del vettore, poiché inizialmente la memoria cache è vuota.

La cache si riempie completamente quando si arriva a caricare il blocco 255, che apparterrà al gruppo 63 (111111).

Quando bisogna caricare il blocco numero 256, si osserva che esso ha i 6 bit di gruppo pari a 000000, dunque il suo "posto" è nel gruppo 000000: ma tutto il gruppo è occupato, dunque si verifica un miss e con l'algoritmo LRU verrà rimosso il blocco 0.

In modo analogo il blocco 257 (...0001 000001) finirà nel gruppo 000001, dove verrà rimosso il blocco 1.

3) **Si calcoli** il numero di MISS che si verificano durante **ciascuna iterazione del ciclo dopo la prima,** mostrandone chiaramente il calcolo.

# n. di miss per ciascuna iterazione del ciclo dopo la prima: 10

Nella seconda iterazione, quando serve il blocco 0 si verifica un miss e nella cache viene rimosso il blocco 64; quando serve il blocco 1, si verifica un miss e viene rimosso il blocco 65.

Invece il blocco 2 e i successivi sono già in memoria. Avremo hit fino al blocco 63, quando si verificano 2 miss di seguito e andranno a sostituire i blocchi 128, 129, e così via, hit fino quando si arriva al blocco 127 e poi 2 miss, idem fino al blocco 191 e poi 2 miss, e idem fino al blocco 255 e poi 2 miss, che vanno infine a sostituire i blocchi 0, 1, con 256, 257. In totale si verificano dunque 10 miss nella seconda iterazione del ciclo. La situazione si riproduce nella terza iterazione, nella quarta e nella quinta.

| spazio libero per continuazione o brutta copia |  |  |  |  |  |  |  |  |  |
|------------------------------------------------|--|--|--|--|--|--|--|--|--|
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |

| spazio libero per continuazione o brutta copia |  |  |  |  |  |  |  |  |  |
|------------------------------------------------|--|--|--|--|--|--|--|--|--|
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |
|                                                |  |  |  |  |  |  |  |  |  |